http://publicimages.s3.amazonaws.com/deadline.gif |
在 Linux 中進行實作及模擬。
使用 Verilog 實作純硬體的部份 ( AES, HMAC-SHA1 ),
搭配 ARM 和 MIPS 的 CPU 做系統軟硬體整合。
硬體的部份使用 Design Compiler 進行合成,
再使用 SoC Encounter 進行 Layout。
使用 C/C++ 實作純軟體 IPsec 的版本,
使用 RawSocket 建立一個 Virtual LAN 的環境,
搭配 SystemC 實現 ESL 的驗證環境。
使用 CoWare 執行 ESL 的模擬,
搭配 Modelsim 執行 HW/SW Co-simulation。
目前正在學習用 QT 將驗證平台視窗化,
也正在學習用 LaTeX 發表論文。
PS. 何時才可以脫離 Coding 的無窮迴圈 ???
沒有留言:
張貼留言